6    Entwurf von Zustandsautomaten

Für den Entwurf und die Beschreibung von digitalen Systemen bilden Zustandsautomaten (Finite State Machines; FSMs) eine wesentliche Grundlage. Mit Zustandsautomaten werden zyklische Funktionsabläufe realisiert, sie steuern andere Logikschaltungen und in komplexen digitalen Systemen werden sie zur Synchronisation mehrerer Komponenten eingesetzt. Zustandsautomaten sind sequentiell arbeitende Logikschaltungen, die gesteuert durch ein periodisches Taktsignal eine Abfolge von Zuständen zyklisch durchlaufen.

In diesem Kapitel wird der synthesegerechte Entwurf von Automatenmodellen vorgestellt. Nach einer Übersicht zu den Grundstrukturen der für den Aufbau von digitalen Systemen relevanten Automatentypen wird eine ...

Get VHDL-Synthese, 7th Edition now with the O’Reilly learning platform.

O’Reilly members experience books, live events, courses curated by job role, and more from O’Reilly and nearly 200 top publishers.