Signalname | Auswirkung, wenn logisch 0 | Auswirkung, wenn logisch 1 |
RegDst | Die Registerzieladresse für den Schreibe-in- Register-Befehl wird vom rt-Feld (Bit 20:16) bereitgestellt. | Die Registerzieladresse für den Schreibe-in-Register-Befehl wird vom rd-Feld (Bit 15:11) bereitgestellt. |
RegWrite | keine | Das Register am Schreibe-in-Register-Eingang wird mit dem Wert am Schreibe-Daten-Eingang beschrieben. |
ALUSrc | Der zweite ALU-Operand wird vom zweiten Regis- terausgang (Lese Daten 2) bereitgestellt. | Der zweite ALU-Operand besteht aus den vorzeichenerweiterten, unteren 16 Bit des Befehls. |
PCSrc | Der Befehlszählerwert wird durch den Ausgangs- wert des Addierers ersetzt, der den Befehlszähler- wert und 4 addiert. | Der Befehlszählerwert wird durch den Ausgangswert des ... |
Get Rechnerorganisation und Rechnerentwurf, 5th Edition now with the O’Reilly learning platform.
O’Reilly members experience books, live events, courses curated by job role, and more from O’Reilly and nearly 200 top publishers.